不管你是否是专业范畴的从业人员,近期都必定重视到了芯片,以及环绕芯片的相关论题。比方从各种途径了解到了制作高功用的芯片是多么的杂乱与困难,知道了荷兰的阿斯麦尔,知道了光刻机,但这仅仅皮裘。

假如将时刻维度扩展就会发现,一枚芯片,或集成度极高的半导体产品的产出不只需求先进的原材料及制作设备,规划、工艺、封装测验相同决议了产品的终究功用。

在芯片规划范畴,面临益发杂乱的电路结构,电子规划主动化东西(EDA)的作用也益发凸显,就现在的国内商场而言,干流EDA东西包含来自美国的Synopsys和Cadence、来自德国的Mentor,来自我国华大九霄集团的Empyrean以及新式科技企业奇捷科技的EasyECO。

奇捷科技于2014年在香港建立,草创团队包含香港中文大学计算机科学与工程系教授与多名博士结业生,现在现已推出了能够主动处理FunctionalECO问题的EDA东西EasyECO。FunctionalECO是EDA规划流程流程后期的一个进程,能够经过后期部分的逻辑补丁将前期过错的逻辑功用进行批改或添加逻辑功用。

在芯片的整个规划进程中,前期的逻辑电路的建立往往主动化程度较高,但在后期的逻辑批改阶段,现在我国大部分企业仍然在选用工程师手艺排查批改的办法。奇捷科技创始人兼首席技能官魏星本科结业于北京清华大学计算机科学与技能系,研究生阶段相同攻读于清华大学EDA实验室,结业后参加香港中文大学EDA实验室并获得博士学位。

他对创业邦说:“现在市面上的绝大多处公司仍然在选用手艺批改的办法,这个份额可达90%乃至更高,只要极少数大型企业运用了主动化东西软件进行批改。”这一方面是因为我国芯片工业起步不久,相关规划的杂乱度和工艺还不行先进,另一方面是因为市面上的国外ECO东西价格昂贵,存在必定的独占状况。

跟着芯片功用的开展,其电路结构杂乱程度也成指数级提高,手艺批改的方法受到了显着的规划约束。在一些规划较为简略的逻辑电路中,工程师还能够经过数天的时刻较好地完结逻辑批改使命,但在28纳米以下,比方10纳米、7纳米乃至5纳米级的芯片逻辑电路中,其杂乱程度现已超过了人工批改的才能规划。

一起,人工批改的作用彻底取决于工程师的阅历及技能水平,不只批改时刻和作用不可控,对企业来说也加大了对人员的依靠,此外剧烈的商场竞争和较短的研制周期也在迫使企业提高本身的运转功率。

芯片领域000220设计自动化工具不可或缺,「奇捷科技」逻辑修正工具EasyECO性能卓越

奇捷科技的ECO东西EasyECO能够在Premask、Postmask等多个阶段进行逻辑批改操作,而且现已支撑7纳米的最先进工艺,在逻辑批改进程中还会一起考虑扫描链、时钟树等要素,以确保得到最好的批改成果。就运用作用而言,奇捷科技EasyECO能够经过批改更少的逻辑点来完成终究的批改成果,而更少的批改点就意味着更快的批改速度,一起也不会影响芯片终究的功用和尺度。

奇捷科技的原创算法是其产品高功用的柱石。

2014年,奇捷科技的算术逻辑方式验证技能在ICCAD举行的世界CAD比赛中获得了LEC标题的冠军,其与现在干流的国外EDA东西比较功用也具有较大优势,这几乎是一种革命性的技能革新。

在尔后的商品化进程中,奇捷科技也阅历了支撑电路读取、规范单元库辨认等一系列阶段,魏星对创业邦说:“咱们的中心算法体量很小,但咱们仍然编写了数十万行代码用于算法的实践运用,才使其真实成为了满意工业化规范的东西,这个进程是非常困难的。”

现在奇捷科技具有十余名职工,产品用户首要会集在台湾和韩国,客户经过付出年费来运用EasyECO,并享用后续的晋级更新服务。据了解奇捷科技现在现已产生了必定规划的营业额,并方案逐渐进入大陆商场和美国商场,运用全球化的战略布局扩展其具有的商场先发优势。

融资方面,奇捷科技于2016年12月获得了国内闻名半导体基金出资的60万美元天使轮融资,2019年四月获得了世界闻名半导体规划公司出资的200万美元A轮融资,魏星表明新一轮的融资方案也现已发动。

本文文章图片来源于奇捷科技,经授权运用。本文为创业邦原创,未经授权不得转载,不然创业邦将保存向其追查法律责任的权力。如需转载或有任何疑问,请联络editor@cyzone。